Differenze

Queste sono le differenze tra la revisione selezionata e la versione attuale della pagina.

Link a questa pagina di confronto

Entrambe le parti precedenti la revisione Revisione precedente
Prossima revisione
Revisione precedente
vlsi:analog_impedance_sim [23/04/2013 23:09]
pacher
vlsi:analog_impedance_sim [11/09/2013 01:02]
pacher cancellata
Linea 1: Linea 1:
-====== ​How to simulate the total input/​output ​impedance ​of a stage ======+====== ​Node impedance ​simulation ​======
  
 +[ __[[vlsi:​home|Home]]__ ]
 +[ __[[vlsi:​workbook|VLSI Design WorkBook]]__ ]
 +[ __[[vlsi:​analog_main|Back]]__ ]
  
 == Contents == == Contents ==
Linea 58: Linea 61:
 Vg = 38.76 kV poi su 1 A sono proprio 38.76 kΩ Vg = 38.76 kV poi su 1 A sono proprio 38.76 kΩ
  
 +
 +
 +
 +====== ======
 +\\
 +----
 +
 +Last update: [[pacher@NOSPAMto.infn.it|Luca Pacher]] - Apr 23, 2013
 +~~NOTOC~~